The app is a complete free handbook of VLSI with diagrams and graphs. It is part of electronics & communications engineering education which brings important topics, notes, news & blog on the subject. Download the App as quick reference guide & ebook on this electronics & communications engineering subject.
The app covers more than 90 topics of VLSI Design in detail. These topics are divided in 5 units.
You can very easily pass and succeed in your exams or interviews, the app provides quick revision and reference to the topics like a detailed flash card.
Each topic is complete with diagrams, equations and other forms of graphical representations for easy understanding. Some of topics Covered in this application are:
1. Semiconductor memories :Introduction and types
2. Read Only Memory (ROM)
3. Three transistor DRAM cell
4. One transistor DRAM Cell
5. Flash memory
6. Low - Power CMOS Logic Circuits: Introduction
7. Design of CMOS inverters
8. MOS Inverters : introduction to switching characteristics
9. Scan-Based Techniques
10. Built-In Self Test (BIST) Techniques
11. Historical prospective of VLSI Design : Moore's Law
12. Classification of CMOS digital circuit types
13. A Circuit Design Example
14. VLSI Design methodologies
15. VLSI Design flow
16. Design Hierarchy
17. Concept of regularity, modularity and locality
18. CMOS fabrication
19. Fabrication Process Flow : Basic Steps
20. Fabrication of the nMOS transistor
21. CMOS fabrication : p-well process
22. CMOS fabrication : n-well process
23. CMOS fabrication : twin tub process
24. Stick diagrams and mask layout design
25. MOS transistor : physical structure
26. The MOS System under External Bias
27. Structure and operation of MOSFET
28. The threshold voltage
29. Current voltage characteristics of MOSFET
30. Mosfet scaling
31. Effects of scaling
32. Small Geometry Effects
33. MOS Capacitances
34. MOS inverter
35. Voltage transfer characteristics (VTC) of MOS inverter
36. Inverters with n-type MOSFET load
37. Resistive load inverter
38. Design of Depletion-Load Inverters
39. CMOS inverter
40. Delay time definitions
41. Calculation of Delay Times
42. Inverter Design with Delay Constrains : Example
43. Combinational MOS Logic Circuits : introduction
44. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NOR Gate
45. MOS Logic Circuits with Depletion nMOS Loads : Generalized NOR structure with multiple inputs
46. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NOR gate
47. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NAND Gate
48. MOS Logic Circuits with Depletion nMOS Loads : Generalized NAND structure with multiple inputs
49. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NAND gate
50. CMOS logic circuits : NOR2 (two input NOR ) gate
51. CMOS NAND2 (two input NAND) gate
52. Layout of Simple CMOS Logic Gates
53. Complex Logic Circuits
54. Complex CMOS Logic Gates
55. Layout of Complex CMOS Logic Gates
56. AOI and OAI Gates
57. Pseudo-nMOS Gates
58. CMOS Full-Adder Circuit & carry ripple adder
59. CMOS Transmission Gates (Pass Gates)
60. Complementary Pass-Transistor Logic (CPL)
61. Sequential MOS logic Circuits : Introduction
62. Behavior of Bistable Elements
63. The SR Latch Circuit
64. Clocked SR Latch
65. Clocked JK Latch
66. Master-Slave Flip-Flop
67. CMOS D-Latch and Edge-Triggered Flip-Flop
68. Dynamic Logic Circuits : Introduction
69. Basic Principles of Pass Transistor Circuits
All topics are not listed because of character limitations set by the Play Store.
Uygulamanın diyagram ve grafikler ile VLSI tam bir serbest el kitabıdır. Önemli konular, notlar, konuyla ilgili haberleri ve blog getiren elektronik ve haberleşme mühendisliği eğitiminin bir parçasıdır. Bu elektronik ve haberleşme mühendisliği konuyla ilgili hızlı başvuru kılavuzu ve ebook olarak App indirin.
Uygulamanın ayrıntılı olarak VLSI Tasarım 90'dan fazla konuları kapsar. Bu konular 5 birimlerinde ayrılır.
Çok kolayca geçmek ve sınavları ya da görüşmeler başarılı olabilir, uygulama ayrıntılı bir flash kart gibi konular hızlı revizyon ve referans sağlar.
Her konu diyagramlar, denklemler ve kolay anlaşılması için grafiksel gösterimleri diğer formları ile tamamlandı. Bu uygulamada Covered konulardan bazıları şunlardır:
1. Yarıiletken anılar: Giriş ve çeşitleri
2. Okunur Bellek (ROM) Oku
3. Üç transistör DRAM hücresi
4. Bir transistör DRAM Hücresi
5. Flaş bellek
6. Düşük - Güç CMOS Mantık Devreleri: Giriş
CMOS invertörler 7. Tasarım
8. MOS İnvertörler: anahtarlama özellikleri giriş
9. Tarama Tabanlı Teknikler
10. Dahili Kendi Kendine Test (BIST) Teknikleri
11. VLSI Tasarım Tarihi prospektif: Moore Yasası
CMOS sayısal devre tiplerinin 12. sınıflandırılması
13. Devre Tasarımı Örneği
14. VLSI Tasarım metodolojileri
15. VLSI Tasarım akışı
16. Tasarım Hiyerarşi
düzenlilik, modülerlik ve yerellik 17. kavramı
18. CMOS üretim
19. İmalat Süreç Akışı: Temel Adımlar
NMOS transistörü 20. Fabrikasyon
21. CMOS üretim: p-kuyu süreci
22. CMOS üretim: n-kuyu süreci
23. CMOS üretim: ikiz küvet süreci
24. Çubuk diyagramlar ve maske düzeni tasarımı
25. MOS transistor: fiziksel yapısı
Dış Bias altında 26. MOS Sistemi
27. Yapı ve MOSFET işleyişi
28. Eşik voltajı
MOSFET 29. Akım voltaj karakteristikleri
30. Mosfet ölçekleme
ölçekleme 31. Etkileri
32. Küçük Geometri Etkileri
33. MOS kapasitanslann
34. MOS invertör
35. Gerilim transferi özellikleri MOS inverter (VTC)
n-tipi MOSFET yüküyle 36. İnvertörler
37. Rezistif yük invertör
Tükenmesi-Yük İnvertörler 38. Tasarımı
39. CMOS invertör
40. Gecikme süresi tanımları
Gecikme Times 41. hesaplanması
Gecikme kısıtlamayla 42. Inverter Tasarım: Örnek
43. Kombinezonsal MOS Mantık Devreleri: tanıtım
Tükenmesi NMOS Yükler 44. MOS Mantık Devreleri: İki Girdi NOR Kapısı
Tükenmesi NMOS Yükler 45. MOS Mantık Devreleri: Birden fazla girişleri ile Genelleştirilmiş NOR yapı
Tükenmesi NMOS Yükler 46. MOS Mantık Devreleri: NOR kapısının geçici analizi
Tükenmesi NMOS Yükler 47. MOS Mantık Devreleri: İki Girdi NAND Kapısı
Tükenmesi NMOS Yükler 48. MOS Mantık Devreleri: Birden fazla girişleri ile Genelleştirilmiş NAND yapısı
Tükenmesi NMOS Yükler 49. MOS Mantık Devreleri: NAND kapısının geçici analizi
50. CMOS mantık devreleri: NOR2 (iki giriş NOR) kapısı
51. CMOS NAND2 (iki girişli NAND) kapısı
Basit CMOS Mantık Gates 52. Düzeni
53. Karmaşık Mantık Devreleri
54. Karmaşık CMOS Mantık Kapıları
Kompleks CMOS Mantık Gates 55. Düzeni
56. AOI ve OAI Kapıları
57. Sözde-NMOS Kapıları
58. CMOS Tam Toplayıcı Devresi ve dalgalanma toplayıcı taşımak
59. CMOS İletim Kapıları (Geçiş Kapıları)
60. Tamamlayıcı Geçiş Transistör Mantığı (CPL)
61. Sıralı MOS lojik devreler: Giriş
Çift konumlu Elementlerin 62. Davranış
63. SR Mandal Devre
64. hızına sahip SR Mandal
65. Saatli JK Mandalı
66. Efendi-Köle flip-flop
67. CMOS D-Mandal ve Kenar-Tetikledi Flip-Flop
68. Dinamik Mantık Devreleri: Giriş
Geçiş Transistör Devre 69. Temel İlkeleri
Tüm konular nedeniyle Play Store'da tarafından belirlenen karakter sınırlamaları yer almaz.